Tugas Pendahuluan 1 Modul 2
(Percobaan 1 Kondisi 16)
Percobaan 1 Kondisi 16
Buatlah rangkaian J-K flip flop dan D flip flop seperti pada gambar pada percobaan dengan ketentuan input
B0=1, B1=1, B2=0, B3=clock, B4=1, B5=1, B6=clock
2. Gambar Rangkaian Simulasi
[Kembali]
Sebelum dijalankan :
3. Video Simulasi
[Kembali]
4. Prinsip Kerja Rangkaian
[Kembali]
Pada rangkaian kali ini terdapat beberapa komponen yatitu switch, vcc, D Flip Flop, J-K Flip Flop, sinyal clock, dan ground
- D Flip Flop
Pada rangkaian D flip flop seperti pada gambar bagian kiri, kita lihat dahulu inputan S dan R nya karena itu adalah prioritas input. Input S dan R sendiri bersifat active low sehingga akan aktif apabila diberikan inputan 0, namun pada kondisi kali ini nilai input yang kita masukkan adalah 1 sehingga input S dan R dapat kita abaikan dan kita memperhatikan inputan dari kaki D dan clock.
Pada kondisi ini, inputan D bernilai 1 dan clock berganti ganti, pada tabel kebenaran dapat dilihat jika nilai input D adalah 1, maka output yang dihasilkan Q bernilai 1 dan Q' bernilai nol. Hal ini sesuai dengan tabel kebenaran yang ada.
- J-K Flip Flop
Pada rangkaian J-K flip flop seperti pada gambar bagian kanan, kita lihat dahulu inputan S dan R nya karena itu adalah prioritas input. Input S dan R sendiri bersifat active low sehingga akan aktif apabila diberikan inputan 0, namun pada kondisi kali ini nilai input yang kita masukkan adalah 1 sehingga input S dan R dapat kita abaikan dan kita memperhatikan inputan dari kaki J, K dan clock.
Pada kondisi ini, inputan J kita bernilai 0 dan inputan K bernilai 1, maka dapat kita lihat ouputnya sendiri nilai Q nya bernilai 0 dan Q' bernilai 1, Hal ini sesuai dengan tabel kebenaran J-K flip flop.
5. Link Download
[Kembali]
Download HMTL klik disini
Download Simulasi Rangkaian klik disini
Download Video Praktikum klik disini
Download Datasheet 74LS112 klik disini
Download Datasheet 7474 klik disini
Download Datasheet Switch klik disini
Tidak ada komentar:
Posting Komentar