2. Alat dan Bahan
[Kembali]
A. Alat dan Bahan (Modul De Lorenzo)
1. Jumper
B. Alat dan Bahan (Proteus)
1. IC 74111
Flip-flop adalah rangkaian elektronika yang memilki dua kondisi stabil dan dapat digunakan untuk menyimpan informasi. Kelebihan JK Flip-flop adalah tidak adanya kondisi terlarang atau yang berarti di beri berapapun inputan asalkan terdapat clock maka akan terjadi perubahan pada keluarannya / outputnya. berikut adalah symbol dan tabel kebenaran dari JK Flip-Flop.
2. Power DC
3. Switch (SW-SPDT)
5. Gerbang AND
Gerbang logika AND adalah gerbang logika yang membutuhkan dua atau lebih masukan (input) untuk menghasilkan satu output. Ketika salah satu atau seluruh bilangan biner pada inputnya adalah 0 maka output yang akan dihasilkan juga 0. Sedangkan jika inputnya adalah 1 seluruhnya, maka outputnya adalah 1. dilihat bahwa pada gerbang AND, keluarannya akan bernilai 1 jika semua input adalah 1. Dan jika salah satu atau lebih input ada yang bernilai nol maka ouput akan bernilai nol. Untuk gerbang AND memakai prinsip perkalian.
6. Gerbang Not
Gerbang NOT merupakan gerbang di maan keluarannya akan selalu berlawanan dengan masukannya. Bila pada masukan diberikan tegangan, maka transistor akan jenuh dan keluaran bertegangan nol. Sedangkan bila pada masukannya diberi tegangan tertentu, maka transistor akan cut off, sehingga keluaran akan bertegangan tidak nol.
Tabel 1.3 Tabel Kebenaran Logika NOT |
7. Logicprobe atau LED
Gambar 7. Logic Probe
3. Rangkaian Simulasi [Kembali]
4. Prinsip Kerja Rangkaian
[Kembali]
- Pada rangkaian kali ini kita menggunakan beberapa komponen diantaranya yaitu JK flip-flop ada 4 buah terus ada beberapa saklar yang digunakan sebagai pengatur dan juga sinyal clock sendiri
- Pada rangkaian beli ini kita akan menjalankan shift register dimana ini menggunakan sifat-sifat dari kerja flip-flop sendiri Kita akan mengatur input sesuai dengan jurnal dan kita akan mendapatkan sifat dari rangkaian shift register yang kita rangkai
- Pada rangkaian sendiri untuk nilai clock untuk keempat flipflop akan bernilai sama karena kita hubungkan secara paralel dan untuk nilai J dan K akan bergantung pada nilai J dan K pada keadaan flip flop sebelumnya
5. Video Rangkaian
[Kembali]
6. Analisa [Kembali]
A. Analisa output yang dihasilkan tiap tiap kondisi!
Jawab :
- Untuk kondisi 1, output yang dihasilkan akan keluar secara satu persatu karena pada kondisi 1 sendiri bekerja dengan prinsip SISO dimana prinsip ini input akan masuk satu persatu dan akan keluar satu per satu
- Untuk kondisi 2 output yang dihasilkan akan keluar secara bersamaan atau secara paralel karena pada kondisi 2 ini akan bekerja dengan prinsip SIPO dimana input akan masuk secara satu persatu dan keluar bersamaan
- Untuk kondisi 3, output yang dihasilkan akan keluar secara satu persatu karena pada kondisi 1 sendiri bekerja dengan prinsip PISO dimana prinsip ini input akan masuk bersamaan dan akan keluar satu per satu
- Untuk kondisi 4 output yang dihasilkan akan keluar secara bersamaan atau secara paralel karena pada kondisi 4 ini akan bekerja dengan prinsip PIPO dimana input akan masuk secara bersamaan dan keluar bersamaan
B. Jika gerbang AND pada rangkaian dihapus, sumber clock dihubungkan langsung ke flip flop, bandingkan output yang dihasilkan!
Jawab : Jika gerbang AND pada rangkaian dihapus dan sumber clock hubungkan masuknya flip-flop maka shift register pada rangkaian ini tidak akan berjalan sebagaimana mestinya karena pengontrol data nya sendiri hilang, outputnya akan keluar tidak mengikuti aturan dari shift register.
7. Link Download
[Kembali]
Download HMTL klik disini
Download Simulasi Rangkaian klik disini
Download Video Simulasi klik disini
Download Datasheet Switch klik disini
Download Datasheet JK Flip Flop klik disini
Tidak ada komentar:
Posting Komentar